Guia docent Escola Tècnica Superior d'Enginyeria |
català |
Doble titulació de grau en Enginyeria Informàtica i en Biotecnologia (2014) |
Assignatures |
COMPUTADORS |
Continguts |
DADES IDENTIFICATIVES | 2022_23 |
Assignatura | COMPUTADORS | Codi | 17914112 | |||||
Ensenyament |
|
Cicle | 1r | |||||
Descriptors | Crèd. | Tipus | Curs | Període | ||||
6 | Obligatòria | Segon | 1Q |
Competències | Resultats d'aprenentage | Continguts |
Planificació | Metodologies | Atenció personalitzada |
Avaluació | Fonts d'informació | Recomanacions |
Tema | Subtema |
1 Introducció | 1.1 Visió general del sistema NDS |
2 Organització interna d'un sistema programable | 2.1 Components del computador 2.2 Regulació de l'accés al bus (Chip Select) 2.3 Controlador d'adreces de memòria 2.4 Zones de memoria reflectides 2.5 Accés als registres d'entrada/sortida |
3 Organització interna de la plataforma NDS | 3.1 Interconnexió dels components principals 3.2 Mapes de memòria i de registres d'entrada/sortida 3.3 Exemple de controlador d'entrada/sortida: botons |
4 Controladors de les pantalles NDS | 4.0 Introducció als gràfics per computador (2D) 4.1 Interconnexió dels components gràfics 4.2 Modes de fons gràfics 4.3 Bancs de Vídeo-RAM 4.4 Mode Frame Buffer 4.5 Registres de control dels fons 4.6 Fons de text 4.7 Fons de rotació/escalat 4.8 Objectes gràfics en moviment (sprites) |
5 Sincronització d'Entrada/Sortida | 5.1 Necessitat de la sincronització d'E/S 5.2 Sincronització per enquesta 5.3 Sincronització per interrupcions 5.4 El controlador d'interrupcions 5.5 Gestió de les Rutines de Servei d'Interrupció (RSI) 5.6 Sincronització per interrupcions de temps |
6 Processos de transferència d'Entrada/Sortida | 6.1 Transferència mitjançant CPU 6.2 Transferència mitjançant DMA (Direct Memory Access) 6.3 El controlador de DMA 6.4 Exemples de transferència per DMA |
7 Controlador de so de la NDS | 7.1 Característiques bàsiques 7.2 Reproducció de so mostrejat 7.3 So polifònic i variació de freqüència 7.4 Accés al hardware del controlador de so |
8 Comunicació entre els processadors ARM9 i ARM7 | 8.1 Necessitats de comunicació entre processadors 8.2 Sincronització mitjançant IPCSYNC 8.3 Exemple de sincronització 8.4 Transferència d'informació mitjançant IPCFIFO 8.5 Exemple de transferència |